京东6.18大促主会场领京享红包更优惠

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 8815|回复: 0

I2C/SPI/UART/1-Wire/并行接口这几种常用嵌入式通信协议,你都了解吗

[复制链接]

27

主题

0

回帖

10

积分

新手上路

积分
10
发表于 2019-12-11 13:45:49 | 显示全部楼层 |阅读模式 来自 中国
嵌入式通信协议6 \$ l3 f4 v' j" c& _. R

" ~: W+ P# h9 X6 L; L7 D随着通信与计算机整合时代的到来,数字化、宽带化和智能化已成为未来通信发展的方向,人类社会对电信业务从质量到业务种类都提出越来越高的要求,而接入网作为电信网的重要组成部分,连接本地交换机与用户,是整个电信网的毛细血管和瓶颈,实现数字化、宽带化和业务综合化的关键。, n! t& q  t/ @4 u/ X
嵌入式系统是以应用为中心的硬件设计和面向应用的软件产品开发为基础的专用计算机系统,在嵌入式系统中板上通信接口是指用于将各种集成电路与其他外围设备交互连接的通信通路或总线。下面将逐一说明常用的板上通信接口。 " x+ M, w5 U" T( y5 V5 I

' u5 Q# [+ G. o5 @; o! G1.
& _, }) {/ e' e  I' l& JI2C总线, p- q4 j$ A7 x: t; j" V9 R1 T
I2C总线是一种同步、双向、半双工的两线式串行接口总线。这里,半双工的含义是指在任意给定的时刻,只有一个方向上是可以通信的。- C* V& L* V' F5 ?+ N

3 i4 D1 H- ^# u4 m+ Q' G3 }2 `
I2C总线最早由Philips半导体公司于20世纪80年代研发面市,I2C最初的设计目标是为微处理器/微控制器系统与电视机外围芯片之间的连接提供简单的方法。I2C总线由两条总线组成:串行时钟线SCL和串行数据线SDA。SCL线负责产生同步时钟脉冲,SDA线负责在设备间传输串行数据。
& l# e' ~' Y' R+ h( `
I2C总线是共享的总线系统,因此可以将多个I2C设备连接到该系统上。连接到I2C总线上的设备既可以用作主设备,也可以用作从设备。主设备负责控制通信,通过对数据传输进行初始化/终止化,来发送数据并产生所需的同步时钟脉冲。从设备则是等待来自主设备的命令,并响应命令接收。
3 L4 B7 G6 S; i9 B! e  y9 `
主设备和从设备都可以作为发送设备或接收设备。无论主设备是作为发送设备还是接收设备,同步时钟信号都只能由主设备产生。在相同的总线上,I2C支持多个主设备的同时存在。  基于输入缓冲区和漏极开路晶体管(或者是集电极开路晶体管),可以构建I2C总线接口。当总线处于空闲状态的时候,漏极开路晶体管(或者是集电极开路晶体管)处于悬空状态,输出导线(SDA和SCL)为高阻态。
7 [, r  ?+ G+ y) s; S. [
为了使总线正常工作,应该使用上拉电阻,将两条总线都上拉到供电电压(TTL系列器件为+5V,CMOS系列器件为+3.3V)。上拉电阻通常取值为2.2K。使用上拉电阻,总线上输出导线处于空闲状态的时候,对应于高电平。  通过将设备地址线硬件连接到所需的逻辑电平上,可以分配I2C设备的地址。在嵌入式设备中,当设计嵌入式硬件的时候,需要分配各种I2C设备的地址并完成硬件连接。系统与I2C从设备通信的工作顺序如下:
& ~  i% j* N$ A
    : Z3 Y! ?7 l# \4 }/ R
  • 主设备将总线上的时钟线(SCL)拉高到高电平。
    / a/ X  ?7 _6 Q0 i' |0 b: D" d
  • 当SCL线处于高电平逻辑(这是数据传输的启动条件)的时候,主设备将数据线(SDA)拉低到低电平。
    ! a& g; e$ e) S$ H* F3 K
  • 主设备通过SDA线,将从设备地址(具有7位或10位宽度)发送到通信目的地址。从设备会在SCL线上产生时钟脉冲,用于同步位接收。需要说明的是,系统总是首先传输数据的MSB(最高位)。在时钟信号处于高电平期间,总线中的数据是有效的。* \* A% |, S7 X
  • 根据需求,主设备发送读位或写位(位值等于1意味着读操作,位值等于0意味着写操作)。* E" C: C& j* a& x5 ]; i; O0 ]! v( M% P
  • 主设备等待从设备发出确认位。在发送读/写操作命令的同时,从设备的地址也会发送到总线上。对于连接到总线上的从设备,会将接收到的地址与分配的地址进行比较。
    # o" h, N7 S2 C* R5 F
  • 如果从设备接收到来自主设备的指令并且地址正确,那么从设备通过SDA线发送确认位(值为1)。
    9 H4 _' a+ [( T" ^
  • 主设备接收到确认位之后,如果操作指令是向设备写入数据,就通过SDA线向从设备发送8位数据。如果操作指令是从设备读出数据,从设备将通过SDA线将数据发送给主设备。2 D! i0 |0 Q% W$ P; Z
  • 对于写入操作,在字节传输结束之后,主设备等待从设备发送确认位;对于读出操作,在字节传输结束之后,主设备向从设备发送确认位。( N, h2 W# t! r! U; i2 D
  • 当时钟线SCL处于逻辑高电平(表示停止)的时候,通过将SDA线拉高到高电平,主设备可以终止数据传输。. O; M. y3 t2 r6 o
  I2C总线支持三种不同的数据速率:标准模式(数据速率为100kb/秒,即100kbps)、快速模式(数据速率为400kb/秒,即400kbps)、高速模式(数据速率为3.4Mb/秒,即3.4Mbps)。第一代I2C设备设计所支持的数据速率只有100kbps,新一代I2C设备则能够以高达3.4Mbps的数据速率工作。  2.
4 }) o7 K: K8 M" jSPI总线+ u9 W5 ]( [4 R* O( m2 J  P
SPI总线是同步、双向、全双工的4线式串行接口总线,最早由Motorola公司提出。SPI是由“单个主设备+多个从设备”构成的系统。需要说明的是:在系统中,只要任意时刻只有一个主设备是处于激活状态的,就可以存在多个SPI主设备。为了实现通信,SPI共有4条信号线,分别是:& I% H) P) a( I5 I4 @- j1 ^' I

9 s4 C7 {: |: G8 v3 a7 d0 W
5 q0 O- Y& d+ M
    ( Y/ R- v( {0 J8 t5 Y
  • 主设备出、从设备入(Master Out Slave In,MOSI):由主设备向从设备传输数据的信号线,也称为从设备输入(Slave Input/Slave Data In,SI/SDI)。
    4 E* N/ _/ M4 \8 Y3 \( L* s+ _7 U, C
  • 主设备入、从设备出(Master In Slave Out,MISO):由从设备向主设备传输数据的信号线,也称为从设备输出(Slave Output/Slave Data Out,SO/SDO)。
    7 d5 `: {# X. k) w, t0 p+ D
  • 串行时钟(Serial Clock,SCLK):传输时钟信号的信号线。
    7 B; S0 T% v- p
  • 从设备选择(Slave Select,SS):用于选择从设备的信号线,低电平有效。$ I) X; H8 ?! w" l6 O

& _% M- C0 g* D2 _
主设备负责产生时钟信号,并通过将相应从设备的从设备选择信号拉低为低电平,选通所需的从设备。在没有选通的时候,所有从设备的数据输出线MISO都悬空处于高阻态。
8 z( U$ r/ F* g: _9 Z  e7 ]  SPI总线上的串行数据传输是用户可配置的。SPI设备包含特定的寄存器组,可以保存所需的配置。串行外围设备的控制寄存器用于保存各种配置参数,比如器件的主/从选择、通信波特率的选择、时钟信号控制等。状态寄存器则用于保存各种通信条件的状态,实现所需的数据传输和数据接收。  SPI的工作是基于移位寄存器的;为了实现数据传输或数据接收,主设备和从设备包含了专用移位寄存器。移位寄存器的长度取决于具体设备,通常是8的整数倍。数据在从主设备传输到从设备的过程中,主设备移位寄存器中的数据从MOSI管脚移出,然后通过从设备的MOSI管脚,输入到从设备的移位寄存器中。
' n& k- e% n6 @
与此同时,由从设备移位寄存器移位出来的数据,通过MISO管脚,输入到主设备的移位寄存器中。也就是说,主设备和从设备的移位寄存器构成了一个循环缓冲区。对于特定类型的器件,可以通过配置寄存器(比如,对于Motorola公司生产的68HC12型控制器,需要配置SPI控制寄存器的LSBF位),决定最先发送的数据位是最高位还是最低位。  与I2C总线相比,SPI总线更适于数据流传输。SPI的不足之处在于,SPI不支持数据确认机制。  3.2 q$ C  e( h2 p7 \& s# [
UART& F! e- v* V% g: P  L7 g
基于UART的数据传输是异步形式的串行数据传输。基于UART的串行数据传输不需要使用时钟信号来同步传输的发送端和接收端,而是依赖于发送设备和接收设备之间预定义的配置。
' ?# H+ V4 X1 B2 O% ^
对于发送设备和接收设备来说,两者的串行通信配置(波特率、单位字的位数、奇偶校验、起始位数与结束位、流量控制)应该设置为完全相同。通过在数据流中插入特定的比特序列,可以指示通信的开始与结束。当发送一个字节数据的时候,需要在比特流的开头加上起始位,并在比特流的末尾加上结束位。数据字节的最低位紧接在起始位之后。  起始位用于告知接收设备:数据字节将要到达接收端。然后,接收设备按照设定的波特率,选中其数据接收线。如果波特率是x比特/秒,那么每个比特可用的时隙是1/x秒。接收设备会精确地在比特可用时隙一半的位置,定时选中数据接收线。
1 I" S% I! |) b. f- d
如果通信使用了奇偶校验功能,那么UART发送设备会在发送数据流中增加奇偶校验位(取值为1,表示传输比特流中含有奇数个1;取值为0,则表示传输比特流中含有偶数个1)。UART接收设备计算接收到的数据位的奇偶校验结果,并与接收到的奇偶校验位进行比较。
7 X. ^8 A) F. T4 s5 N# s2 K
UART接收设备丢弃掉接收比特流中的起始位、结束位、奇偶校验位,并将接收到的串行比特数据转换成字(比如,考虑8比特对应于1个字节的情况,接收到8比特,最先接收到的数据位是LSB,最后接收到的数据位是MSB)。为了实现正确的通信,发送设备的数据传输线应该连接到接收设备的数据接收线上。% G) h4 I" J+ g0 k0 @- M
除了串行数据传输功能以外,UART还可以为控制串行数据流提供硬件握手信号支持。很多半导体厂商都提供了相应的UART芯片。NaTIonal半导体公司生产的8250 UART是具有标准设置的UART,用于IBM PC的早期设计中。  如今,大多数微处理器/控制器都集成有UART功能,并为串行数据传输与接收提供内置式的指令支持。  4.) x; w, t4 H  U( S
1-Wire接口
$ S  V, o0 c7 e* g1-Wire接口是由Maxim Dallas半导体公司开发的异步半双工通信协议,也称为Dallas 1-Wire®协议。其中,按照主-从通信模型,只使用单条信号线DQ实现通信。5 a" w( r9 e8 a0 \9 \" j- c; O  t
1-Wire总线的一个重要特征在于,该总线允许在信号线上传输能量。I2C从设备在信号线上使用内部电容器(其典型取值为800 pF)来驱动设备。1-Wire接口支持在总线上连接单个主设备以及一个或多个从设备。
$ A& Y8 g0 R- c# L3 j3 I. [3 Y4 r
每台1-Wire设备都具有全球唯一可识别的64位识别码信息,存储在设备内部。对于多台从设备连接到1-Wire总线上的情况,通过解读唯一的识别码,可以寻址总线上存在的各台独立设备。识别码由以下三个部分组成:8位的类别码、48位的序列号以及前56比特数据的8位CRC校验结果。与1-Wire从设备通信的具体流程如下:/ V& _% B2 N1 b
    ' k/ p$ h4 P( {( n6 \5 Z3 x
  • 主设备将复位脉冲发送到1-Wire总线上。
    % ~! I% `- K3 R, K8 ^% q* f) L9 x
  • 总线上的从设备通过确认脉冲予以回应。
    7 e9 ~# V0 O+ h, R, o
  • 主设备发送ROM命令(网络寻址命令,参数是设备的64位地址),从而寻址到需要发起通信的从设备。
    . R/ U( H( e1 h' A* z% G
  • 主设备发送读/写命令,对从设备的内部存储器或寄存器进行读/写操作。
    8 Q, J5 C6 k/ N' Y3 a+ Q" q
  • 主设备将数据由从设备读出,或者是将数据写入从设备。
    - p/ k! f! A2 ~, G' F: g
  1-Wire总线上的所有通信都是由主设备发起的。其中,通信的最小间隔是时长为60微秒的时隙。复位脉冲占用8个时隙。在通信的开始阶段,主设备将1-Wire总线拉低到低电平,并持续8个时隙(即480 μs),从而发出复位脉冲。如果总线上存在从设备,而且已经准备好进行通信,那么从设备将通过确认脉冲来回应主设备;也就是说,从设备将1-Wire总线拉低到低电平,并持续1个时隙(即60 μs)。
$ c! D) v. o* y- ]' j
为了在1-Wire总线上写入位值1,需要总线主设备将总线拉低,其持续时间为1~15 μs,然后在该时隙的其余时间段释放总线。
. p: h) ~! g4 o0 R. s! V7 D
为了在总线上写入位值0,主设备需要将总线拉低,其持续时间至少为1个时隙(60 μs),最多为2个时隙(120 μs)。为了由从设备读出位值,主设备需要将总线拉低,并持续1~15 μs。. r# @2 b$ q! F" h/ i6 }8 U
为了响应主设备的读数据请求,如果从设备想要发送位值1,那么从设备只需要在该时隙的其余时间段释放总线;如果从设备想要发送位值0,那么从设备需要在该时隙的其余时间段将总线拉低。  5.8 A/ h, B6 v) @& I+ \$ s
并行接口' H. X" |* {2 n
板上并行接口(parallel interface)通常用于系统与外围设备之间的通信,其中,外围设备通过存储器映射到系统的主控端。只要嵌入式系统的主控处理器/控制器含有并行总线,支持并行总线的设备就可以直接连接到该总线系统上。外围设备与主控端之间具有控制信号接口,可以控制并行总线上的数据通信。这里,通信的控制信号包括读/写信号和设备选择信号。
9 A6 L; p$ Z5 a4 E5 t
一般说来,外围设备具有设备选择线;只有当主控处理器选通该线的时候,该设备才是有效的。数据传输的方向可以是从主控端到外围设备,也可以是从外围设备到主控端;这是通过读和写控制信号线进行控制的。只有主控处理器能够控制读控制信号和写控制信号。# I: X9 l1 R. ]- a
一般说来,外围设备通过存储器映射到主控处理器,从而可以访问分配的地址范围。此时,设备需要使用地址译码电路来产生芯片选择信号。当处理器选择的地址位于设备指定范围内的时候,译码电路对芯片选择线进行触发,从而激活设备。然后,处理器可以使能相应的控制线(分别是RD\与WD\),从而由设备读出数据,或者是向设备写入数据。
! V$ e% f' t8 S6 V
为了实现并行通信,系统需要严格遵循时序规范。前面已经提到过,并行通信是由主控处理器启动的。如果某外围设备想要对通信进行初始化,那么可以向处理器发出中断,告知相关信息。
/ b( L3 X  M3 z% O% {' [
为了实现上述功能,设备的中断线需要连接到处理器的中断线上,并且主控处理器需要触发相应的中断。需要说明的是,主控处理器的数据总线宽度决定了并行接口的宽度,可以是4位、8位、16位、32位、64位等。设备支持的总线宽度应该与主控处理器完全相同。- R- R) {4 ?1 @6 @& _& d

  ^! A, Q  h8 b# q/ E+ c3 ^. t↓↓↓↓点击阅读原文,查看更多新闻
+ g6 }  G( _" V& i/ s: ^2 u% @. T8 T- c
来源:http://mp.weixin.qq.com/s?src=11&timestamp=1576042205&ver=2027&signature=yPmueNgmyy*TCEq*ZSypZOGGuCwb7Je363SSB3jtTrFna7*3swTtSJKs4W4d0piVnZe4tGQ6rw3Fg20qpAMFj4KKD1Alrjp-CVb654FrVOnnv6S6eOeIhzahkW24l489&new=17 W' k/ }( c# J4 G  J) s
免责声明:如果侵犯了您的权益,请联系站长,我们会及时删除侵权内容,谢谢合作!

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

×

帖子地址: 

梦想之都-俊月星空 优酷自频道欢迎您 http://i.youku.com/zhaojun917
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|梦想之都-俊月星空 ( 粤ICP备18056059号 )|网站地图

GMT+8, 2026-3-15 23:46 , Processed in 0.055679 second(s), 28 queries .

Powered by Mxzdjyxk! X3.5

© 2001-2026 Discuz! Team.

快速回复 返回顶部 返回列表